- Sản phẩm META-DX2 + cho phép các nhà sản xuất thiết bị gốc (OEM) tăng gấp đôi dung lượng hệ thống định tuyến và chuyển mạch bằng kết nối PAM4 112G dành cho các cổng 800G, bổ sung thêm tính năng mã hóa định thời chính xác Class C/D…
Nhu cầu tăng băng thông và bảo mật trong cơ sở hạ tầng mạng được nâng cao bởi sự tăng trưởng của mô hình làm việc kết hợp và tính chất phân tán về mặt địa lý của các hạ tầng mạng trong mô hình kết nối không biên giới.
Theo 650 Group, do ảnh hưởng của các ứng dụng AI /ML, tổng băng thông cổng 400G và 800G được dự báo sẽ tăng trưởng với tốc độ hàng năm hơn 50%. Sự tăng trưởng mạnh mẽ này đang thúc đẩy quá trình chuyển đổi sang kết nối PAM4 112G không chỉ trong trung tâm dữ liệu điện toán đám mây cũng như các thiết bị chuyển mạch và định tuyến của nhà cung cấp dịch vụ viễn thông mà còn cả trên các nền tảng chuyển mạch Ethernet doanh nghiệp.
Microchip Technology đáp ứng nhu cầu này của thị trường bằng danh mục giải pháp META-DX2 Ethernet PHY (giải pháp Ethernet lớp vật lý) với việc giới thiệu dòng sản phẩm PHY META-DX2 + mới. Đây là giải pháp đầu tiên trong ngành được phát triển để tích hợp 1,6T (terabits mỗi giây) lưu lượng mã hóa toàn trình ở tốc độ đường truyền và gộp cổng để đảm bảo kích thước nhỏ gọn nhất trong quá trình chuyển đổi sang kết nối PAM4 112G dành cho các thiết bị chuyển mạch Ethernet doanh nghiệp, thiết bị bảo mật, bộ định tuyến kết nối đám mây và hệ thống truyền tải quang.
Kiến trúc đường truyền dữ liệu 1.6T có thể cấu hình của META-DX2 + vượt trội hơn các đối thủ cạnh tranh gần nhất tới 2 lần về công suất chuyển mạch cùng chế độ ghép kênh chuyển mạch bảo vệ 2:1 được hỗ trợ bởi khả năng ShiftIO độc đáo. Khả năng gộp cổng XpandIO linh hoạt tối ưu hóa hiệu quả sử dụng bộ định tuyến/cổng chuyển mạch khi hỗ trợ lưu lượng truy cập tốc độ thấp.
Ngoài ra, các thiết bị như IEEE 1588 Class C / D Precision Time Protocol (PTP) hỗ trợ đánh dấu thời gian chính xác cần thiết ở cấp độ nano giây dành cho mạng 5G cũng như các dịch vụ quan trọng của doanh nghiệp. Bằng cách cung cấp một danh mục các công cụ tái định thời tương thích với các thiết bị lớp vật lý nâng cao với các tùy chọn mã hóa, Microchip cho phép các nhà phát triển mở rộng thiết kế của họ để bổ sung thêm MACsec và IPsec dựa trên thiết kế bảng mạch và Bộ phát triển phần mềm (SDK) chung.
"Khi ngành công nghiệp chuyển đổi sang hệ sinh thái nối tiếp PAM4 112G cho các bộ định tuyến và thiết bị chuyển mạch mật độ cao, việc mã hóa tốc độ đường truyền và sử dụng hiệu quả dung lượng cổng ngày càng trở nên quan trọng” - ông Alan Weckel, nhà sáng lập kiêm chuyên gia phân tích công nghệ của 650 Group, LLC. cho biết "Dòng sản phẩm META-DX2 + của Microchip sẽ đóng một vai trò quan trọng trong việc hỗ trợ mã hóa MACsec và IPsec, tối ưu hóa dung lượng cổng với khả năng gộp cổng cùng kết nối linh hoạt các chip định tuyến/chuyển mạch sang thiết bị quang 400G và 800G đa tốc độ.
Giống như bộ tái định thời META-DX2L, dòng sản phẩm PHY META-DX2 + mới có thể được sử dụng với PolarFire FPGA, PLL hiệu suất cao ZL30632, bộ dao động, bộ điều chỉnh điện áp và các linh kiện khác của Microchip đã được xác nhận trước như một hệ thống để giúp tăng tốc đó quá trình đưa thiết kế vào sản xuất.
Dòng sản phẩm META-DX2 + dự kiến sẽ có mẫu dùng thử trong quý 4/2022. Để tìm hiểu thêm thông tin, vui lòng truy cập trang web META-DX2 + hoặc liên hệ với đại diện bán hàng của Microchip.
Phạm Lê